www.ylrr.net > 74lsoo引脚图及功能

74lsoo引脚图及功能

这是一个典型的双电源供电的双向收发器,通过DIR管脚控制传输方向.管脚定义:管脚 定义1 VCCA2 DIR3 A04 A110 A711 GND12 GND13 GND14 B715 B621 B022 OE23 VCCB24 VCCB OE为低电平收发器工作,高电平截止 DIR为高电平时A为输入端,B=A DIR为低电平时B为输入端,A=B

74hc32ap是四个独立的2输入或门.引脚,真值表如下图.

74LS74双D触发器功能:用于组成计数器,分频器,数码寄存器,移位寄存器,程序控制器.引脚:1---1R2---1D3---1CP4---1S5---1Q6---1Q*7---VSS8---2Q*9---2Q10---2S11---2CP12---2D13---2R14---VDD真值表:S* R* CP D Q Q*0 1 - - 1 01 0 - - 0 11 1 上 1 1 01 1 上 0 0 11 1 0 - Q Q*0 0 - - 禁止 禁止 注:上 -----上升沿

112是2JK触发器,第一引脚是第一个触发器的时钟脉冲CP1,2脚是K1,3脚是J1,4脚是置位端,低电平有效(即4脚为低时输出位高),5脚为Q1,6脚为Q1\,7脚为第二个触发器的反输出Q2\,8脚接地,9脚为Q2,10脚为第二个出发器的置位端,11为J

<p></p> <p></p>

74lvc161 与74ls161都是四位二进制同步计数器,不太一样,74lvc161 是为低电源电压设计的芯片,工作电源电压范围是1.2V ~ 3.6V.74ls161是TTL芯片,电源电压5V.

一、74LS194是一个4位双向移位寄存器,最高时钟脉冲为36MHZ,其逻辑符号及引脚排列如下图所示: 其中:D0~D1为并行输入端;Q0~Q3为并行输出端;SR--右移串引输入端;SL--左移串引输入端;S1、S0-操作模式控制端; -为直接无条

2SB857 通用参数:PNP外延平面型晶体管 2SB857参数70V/4A/40W 可代换的型号:BD244A,BD244B,BD536,BD600,BD950,TIP42B,2SB690,3CD50C, 最大耗散功率:40W

74LS138的管脚排列和真值表见下图.由真值表可知,4、5、6脚是控制脚,只有当6脚为高电平而4、5脚都为低电平时,74LS138才对1、2、3脚的输入进行译码,选择和从这三个管脚输入的三位二进制码相对应的某一个输出脚输出低电平,否则所有的输出脚都是输出高电平.

最低0.27元开通文库会员,查看完整内容> 原发布者:强2强1 空间空间开发天有眼同一天它由有人有人人人瑞特二人而74ls00是常用的2输入四与非门集成电路,他的作用很简单顾名思义就是实现一个与非门.Vcc4B4A4Y3B3A3Y┌┴┴┴┴┴┴┴┐__│141312111098│Y=AB)│2输入四正与非门74LS00│1234567│└┬┬┬┬┬┬┬┘1A1B1Y2A2B2YGND74LS00真值表:A=1B=1Y=0A=0B=1Y=1A=1B=0Y=1A=0B=0Y=1

网站地图

All rights reserved Powered by www.ylrr.net

copyright ©right 2010-2021。
www.ylrr.net内容来自网络,如有侵犯请联系客服。zhit325@qq.com